Le FPGA Programming Blockset supporte désormais MathWorks© HDL CoderTM pour modéliser des parties du modèle FPGA avec des blocs Simulink®. Cette fonctionnalité vous permet d'utiliser des modèles Simulink existants directement dans le cadre de votre application FPGA. Par exemple : Vous pouvez utiliser un modèle Simulink d'un contrôleur pour les premiers tests de fonctionnalité avant d'optimiser l'utilisation FPGA du contrôleur.
Toutefois, Xilinx® Vivado® Design Suite et Xilinx® VitisTM Model Composer sont toujours nécessaires pour créer l'ensemble de l’application FPGA.
Faire avancer l'innovation. Toujours à la pointe de l'évolution technologique.
S’abonner à nos newsletters, gérer ses abonnements ou se désabonner. La newsletter mensuelle contenant toutes les informations liées à l’aéronautique et défense.