Das FPGA Programming Blockset unterstützt jetzt MathWorks© HDL CoderTM für die Modellierung von Teilen des FPGA-Modells mit Simulink©-Blöcken. Mit dieser Funktion können Sie bestehende Simulink-Modelle direkt als Teil Ihrer FPGA-Anwendung verwenden. Zum Beispiel: Sie können ein Simulink-Modell eines Reglers für erste Funktionstests verwenden, bevor Sie die FPGA-Auslastung des Reglers optimieren.
Für die Erstellung der gesamten FPGA-Anwendung sind jedoch weiterhin die Xilinx® Vivado® Design Suite und Xilinx® VitisTM Model Composer erforderlich.
Treiben Sie Innovationen voran. Immer am Puls der Technologieentwicklung.
Abonnieren Sie unser Expertenwissen. Lernen Sie von erfolgreichen Projektbeispielen. Bleiben Sie auf dem neuesten Stand der Simulation und Validierung. Jetzt dSPACE direct und dSPACE direct aeropace & defense abonnieren.