For a better experience on dSPACE.com, enable JavaScript in your browser. Thank you!

DS5203 FPGA Board

アプリケーションごとにプログラミング可能なFPGA

DS5203 FPGA Boardは、非常に高速で高性能な信号のプリプロセス処理を必要とする用途向けに設計されています。

概要

DS5203 FPGA Boardはさまざまなタスクに対応できるため、シグナルコンディショニングや、新しいインターフェースへの対応、モデルの高速な実行など厳しい要件にも柔軟に対応することができます。FPGAは、ECU開発において信号のプリプロセス処理などのタスクからプロセッサボードを解放する場合に使用すると特に有用です。DS5203ボードは、100 MHzの動作周波数を持つため、エンジンノッキングや、シリンダ圧解析、Electric Driveプロジェクトなどのアプリケーションに最適です。DS5203は、XSGモデルライブラリと密接に連携して動作します。

主な利用効果

FPGA(field-programmable gate array)は、ユーザにより設定可能なロジック素子で構成される半導体デバイスです。DS5203 FPGA Boardは、ISE1)をサポートし自由にプログラミング可能なXilinx Virtex®-5 FPGAや、Vivado®を追加サポートした強力なXilinx Kintex®-7を搭載しています。さらに、このボードはADCを6チャンネル、DACを6チャンネル、デジタルI/Oを16チャンネル搭載し、PHSバス経由でプロセッサボードと接続します。チャンネル数は、ピギーバッグモジュールにより拡張可能です。


1) Vivado®ソフトウェアの導入により、MathWorks® MATLAB®およびSimulink® Release R2013b以降、Xilinx®では、Xilinx System Generator for DSPとISE Design Suiteの組み合わせをサポートしていません。

Parameter DS5203 LX50 DS5203 SX95 DS5203 7K325 DS5203 7K410
General
  • User-programmable FPGA
  • User-programmable FPGA
  • User-programmable FPGA
  • User-programmable FPGA
FPGA
  • Xilinx Virtex®-5 LX50T-1C
  • Logic cells: 46080 (Virtex-5 slices: 7200; DSP slices: 48)
  • Distributed RAM: 480 kbit
  • Block RAM: 2160 kbit
  • Xilinx Virtex®-5 SX95T-2C
  • Logic cells: 94298 (Virtex-5 slices: 14720; DSP slices: 640)
  • Distributed RAM: 1520 kbit
  • Block RAM: 8784 kbit
  • Xilinx Kintex 7K325
  • Logic cells: 326080 (Kintex-7 slices: 50950; DSP slices: 840)
  • Distributed RAM: 4000 kbit
  • Block RAM: 16020 kbit
  • Xilinx Kintex 7K410
  • Logic cells: 406720 (Kintex-7 slices: 63550; DSP slices: 1540)
  • Distributed RAM: 5663 kbit
  • Block RAM: 28620 kbit
Xilinx software support
  • Only ISE®1)
  • Only ISE®1)
  • Vivado®1)
  • Vivado®1)
Device timing
  • 100 MHz
  • 100 MHz
  • 100 MHz
  • 100 MHz
Digital I/O
  • 16 channels, usable as input or output

Input

  • Maximum input voltage: 15 V
  • Digital input: Threshold adjustable for each channel from 1 V to 7.5 V
Output
  • Digital output: Push-pull drivers; one output voltage can be selected for all channels: 3.3 V or 5 V
  • 16 channels, usable as input or output

Input

  • Maximum input voltage: 15 V
  • Digital input: Threshold adjustable for each channel from 1 V to 7.5 V
Output
  • Digital output: Push-pull drivers; one output voltage can be selected for all channels: 3.3 V or 5 V
  • 16 channels, usable as input or output

Input

  • Maximum input voltage: 15 V
  • Digital input: Threshold adjustable for each channel from 1 V to 7.5 V
Output
  • Digital output: Push-pull drivers; one output voltage can be selected for all channels: 3.3 V or 5 V
  • 16 channels, usable as input or output

Input

  • Maximum input voltage: 15 V
  • Digital input: Threshold adjustable for each channel from 1 V to 7.5 V
Output
  • Digital output: Push-pull drivers; one output voltage can be selected for all channels: 3.3 V or 5 V
Analog I/O Input
  • 6 channels
  • Resolution: 14 bit pipelined
  • Sampling rate: 10 Msps
  • Input voltage range selectable for each channel: ±5 V or ±30 V

Output

  • 6 channels
  • Resolution: 14 bit
  • Update rate: 10 Msps
  • Output voltage range: ±10 V
Input
  • 6 channels
  • Resolution: 14 bit pipelined
  • Sampling rate: 10 Msps
  • Input voltage range selectable for each channel: ±5 V or ±30 V

Output

  • 6 channels
  • Resolution: 14 bit
  • Update rate: 10 Msps
  • Output voltage range: ±10 V
Input
  • 6 channels
  • Resolution: 14 bit pipelined
  • Sampling rate: 10 Msps
  • Input voltage range selectable for each channel: ±5 V or ±30 V

Output

  • 6 channels
  • Resolution: 14 bit
  • Update rate: 10 Msps
  • Output voltage range: ±10 V
Input
  • 6 channels
  • Resolution: 14 bit pipelined
  • Sampling rate: 10 Msps
  • Input voltage range selectable for each channel: ±5 V or ±30 V

Output

  • 6 channels
  • Resolution: 14 bit
  • Update rate: 10 Msps
  • Output voltage range: ±10 V
Further interfaces
  • Slot for one I/O module for extending the analog and digital I/O
  • Connection for the APU (angular processing unit) bus
  • 2 connectors for inter-FPGA communication
  • Slot for one I/O module for extending the analog and digital I/O
  • Connection for the APU (angular processing unit) bus
  • 2 connectors for inter-FPGA communication
  • Slot for one I/O module for extending the analog and digital I/O
  • Connection for the APU (angular processing unit) bus
  • 2 connectors for inter-FPGA communication
  • Slot for one I/O module for extending the analog and digital I/O
  • Connection for the APU (angular processing unit) bus
  • 2 connectors for inter-FPGA communication
Physical size
  • 340 x 125 x 15 mm (13.4 x 4.9 x 0.6 in)
  • 340 x 125 x 15 mm (13.4 x 4.9 x 0.6 in)
  • 340 x 125 x 15 mm (13.4 x 4.9 x 0.6 in)
  • 340 x 125 x 15 mm (13.4 x 4.9 x 0.6 in)
Ambient temperature
  • 0 ... 55 ºC (32 ... 131 ºF)
  • 0 ... 55 ºC (32 ... 131 ºF)
  • 0 ... 55 ºC (32 ... 131 ºF)
  • 0 ... 55 ºC (32 ... 131 ºF)
Power supply
  • +5 V ±5%, 2.5 A
  • +12 V ±5%, 0.7 A
  • -12 V ±5%, 0.1 A
  • +5 V ±5%, 2.5 A
  • +12 V ±5%, 0.7 A
  • -12 V ±5%, 0.1 A
  • +5 V ±5%, 2.5 A
  • +12 V ±5%, 0.7 A
  • -12 V ±5%, 0.1 A
  • +5 V ±5%, 2.5 A
  • +12 V ±5%, 0.7 A
  • -12 V ±5%, 0.1 A
1) Please note that due to the introduction of the Vivado® software, Xilinx® no longer supports the Xilinx System Generator for DSPs in combination with the ISE Design Suite after MathWorks® MATLAB® and Simulink® Release R2013b.
For information on standard hardware and software requirements for Xilinx® products, please see www.xilinx.com.

 

DS5203M1 Multi-I/O Moduleは、DS5203 FPGA Board用のピギーバックモジュールです。これにより使用可能なデジタルおよびアナログI/Oが拡張され、柔軟性が高まります。

主要諸元

パラメータ 仕様
デジタル入出力
  • 16チャンネル、入力または出力として使用可能
アナログ入出力 入力
  • 最大入力電圧:15 V
  • チャンネルごとにしきい値を1 V~7.5 Vで調整可能
出力
  • プッシュプルドライバ
  • すべてのチャンネルに1つの出力電圧を選択可能:3.3 Vまたは5 V
アナログ入出力 入力
  • 6チャンネル
  • 分解能:14ビットパイプライン化
  • サンプリングレート:10 MSPS
  • チャンネルごとに入力電圧範囲を選択可能:±5 Vまたは±30 V
出力
  • 6チャンネル
  • 分解能:14ビット
  • 更新周期:10 MSPS
  • 出力電圧範囲:±10 V
センサ電源
  • 調整可能
  • 出力電圧範囲:2 V~20 V

EV1099 Resolver SC Moduleは、DS5203 FPGA BoardまたはDS5203M1 Multi-I/O Module用の送信モジュールで、
レゾルバシミュレーション用トランスなどのElectric Driveアプリケーション専用のシグナルコンディショニングを提供します。
追加機能:
  • 6つのDACチャンネルごとに設定可能なオーディオトランス
  • 6つのADCチャンネルごとの切り替え可能な220 Ωのレジスタ

EV1099モジュールは、dSPACE Full-SizeまたはMid-Sizeシミュレータに取り付けることが可能です。ピン互換性があるDS5203またはDS5203M1へのリボンケーブルを介して接続します。

基本情報