For a better experience on dSPACE.com, enable JavaScript in your browser. Thank you!

dSPACE – DS5203 FPGA Board

FPGA programmable pour chaque application

La carte DS5203 FPGA Board est conçue pour répondre à des applications nécessitant des prétraitements de signaux très rapides et à haute résolution.

Vue d'ensemble

La carte DS5203 FPGA Board étant adaptable à de multiples tâches, vous pouvez facilement répondre à des exigences poussées, en matière de conditionnement de signaux, d’implémentation de nouvelles interfaces ou comme accélérateur matériel de portions de modèles.

Les FPGA sont particulièrement utiles pour épauler la carte processeur en prenant en charge des tâches comme le prétraitement de signaux pendant le développement du calculateur. Cadencée à 100 MHz, la carte DS5203 est idéale pour les domaines d’application tels que l’analyse du cliquetis moteur, la mesure de la pression cylindre ou les projets de moteur électrique. La DS5203 s’appuie sur la bibliothèque de modèles XSG.

Avantages principaux

Un FPGA (field-programmable gate array) est un circuit intégré numérique composé d’éléments logiques configurables. La carte DS5203 FPGA Board intègre un FPGA Xilinx Virtex®-5 entièrement programmable avec la suite ISE1) ou le Xilinx Kintex®-7 plus puissant utilisant le nouvel environnement Vivado®. De plus, elle dispose de 6 ADC, 6 DAC, 16 canaux d’E/S numériques et une connexion à la carte processeur au moyen du bus PHS. Le nombre de canaux d'E/S peut être augmenté avec des modules piggyback.



Nous attirons votre attention sur le fait que suite à l’introduction du logiciel Vivado®, Xilinx® ne supportera plus le Xilinx System Generator pour DSPs en combinaison avec l’ancienne suite ISE Design Suite après la release R2013b de MathWorks® MATLAB® et Simulink®.

Paramètre Exigence
DS5203 LX50 DS5203 SX95 DS5203 7K325 DS5203 7K410
Généralités
  • FPGA programmable par l’utilisateur
FPGA
  • Xilinx Virtex®-5 LX50T-1C
  • Cellules logiques : 46080 (slices Virtex-5 : 7200; slices DSP : 48)
  • RAM distribuée : 480 kbit
  • Blocs de RAM : 2160 kbit
  • Xilinx Virtex®-5 SX95T-2C
  • Cellules logiques : 94298 (slices Virtex-5 : 14720; slices DSP : 640)
  • RAM distribuée : 1520 kbit
  • Blocs de RAM : 8784 kbit
  • Xilinx Kintex 7K325
  • Cellules logiques : 326080 (slices Kintex-7 : 14720; slices DSP : 840)
  • RAM distribuée : 4000 kbit
  • Blocs de RAM : 1620 kbit
  • Xilinx Kintex 7K410
  • Cellules logiques : 406720 (slices Kintex-7 : 14720; slices DSP : 1540)
  • RAM distribuée : 5663 kbit
  • Blocs de RAM : 28620 kbit
Compatibilité suites logicielles Xilinx
  • Uniquement ISE®1)
  • Vivado®1)
Cadencement
  • 100 MHz
E/S numériques
  • 16 canaux utilisables comme canaux d'entrées ou de sortie
Entrée
  • Tension maximale en entrée : 15 V
  • Entrée numérique : Seuil ajustable pour chaque canal de 1 V à 7.5 V
Sorties
  • Sortie numérique : Drivers push-pull; Le niveau de sortie peut être sélectionné pour tous les canaux : 3.3 V ou 5 V
E/S analogiques Saisie
  • 6 canaux
  • Résolution : 14 bits architecture pipeline
  • Cadence d’échantillonnage : 10 Msps
  • Dynamique d’entrée sélectionnable pour chaque canal : ±5 V ou ±30 V
Sorties
  • 6 canaux
  • Résolution : 14 bits
  • Fréquence d’actualisation : 10 Msps
  • Dynamique de sortie : ±10 V
Autres interfaces
  • Emplacement pour un module E/S permettant d’étendre les E/S analogiques et numériques
  • Connexion pour le bus APU (angular processing unit)
  • 2 connecteurs pour la communication inter-FPGA
Caractéristiques physiques Dimensions physiques
  • 340 x 125 x 15 mm (13.4 x 4.9 x 0.6 in)
Température de service
  • 0 ... 55 ºC (32 ... 131 ºF)
Alimentation électrique
  • +5 V ±5%, 2,5 A
  • +12 V ±5%, 0,7 A
  • -12 V ±5%, 0,1 A

Nous attirons votre attention sur le fait que suite à l’introduction du logiciel Vivado®, Xilinx® ne supportera plus le Xilinx System Generator pour DSPs en combinaison avec l’ancienne suite ISE Design Suite après la release R2013b de MathWorks® MATLAB® et Simulink®.
Pour toute information concernant les standards exigés au niveau matériel et logiciel pour les produits Xilinx®, veuillez consulter le site www.xilinx.com.

Le module DS5203M1 Multi-I/O Module est un module piggyback pour la carte DS5203 FPGA Board. Il étend les E/S analogiques et numériques disponibles en vous apportant plus de flexibilité.

Détails techniques

Paramètre Exigence
E/S numériques
  • 16 canaux utilisables comme canaux d'entrées ou de sortie
E/S analogiques Saisie
  • Tension maximale en entrée : 15 V
  • Seuil ajustable pour chaque canal de 1 V à 7.5 V
Sorties
  • Drivers push-pull
  • Le niveau de sortie peut être sélectionné pour tous les canaux : 3.3 V ou 5 V
E/S analogiques Saisie
  • 6 canaux
  • Résolution : 14 bits architecture pipeline
  • Cadence d’échantillonnage : 10 MSPS
  • Dynamique d’entrée sélectionnable pour chaque canal : ±5 V ou ±30 V
Sorties
  • 6 canaux
  • Résolution : 14 bits
  • Fréquence d’actualisation : 10 MSPS
  • Dynamique de sortie : ±10 V
Alimentation pour capteur
  • Ajustable
  • Dynamique de sortie : De 2 V à 20 V

Le module EV1099 Resolver SC Module est un élément d’interface pour la carte DS5203 FPGA Board ou le module DS5203M1 Multi-I/O Module.
Il offre un conditionnement de signal spécial pour les applications relatives aux moteurs électriques, telles que des transformateurs pour la simulation de résolveurs.
Fonctionnalités supplémentaires :
  • Transformateurs audios configurables pour chacun des 6 canaux DAC
  • Résistance de 220 Ω commutable pour chacun des 6 canaux ADC

Le module peut être installé dans un simulateur dSPACE Full-Size ou Mid-Size. Il est connecté via un câble plat à la DS5203 ou au DS5203M1 qui sont compatibles.

Informations de base